Xilinx FPGA Spartan-6 147443 Cells 92152 Blocks Spezieller DSP csBGA 900-Pin 184304Register 4824kbit
- RS Best.-Nr.:
- 727-6033
- Herst. Teile-Nr.:
- XC6SLX150T-2FGG900C
- Marke:
- Xilinx
Nicht verfügbar
Wir haben dieses Produkt aus dem Sortiment genommen.
- RS Best.-Nr.:
- 727-6033
- Herst. Teile-Nr.:
- XC6SLX150T-2FGG900C
- Marke:
- Xilinx
Technische Daten
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Xilinx | |
| Familie | Spartan-6 | |
| Anzahl der Logik-Zellen | 147443 | |
| Anzahl der Logik-Einheiten | 92152 | |
| Spezieller DSP | Ja | |
| Anzahl der Register | 184304 | |
| Anzahl der Multiplikatoren | 180 (18 x 18) | |
| Montage-Typ | SMD | |
| Gehäusegröße | csBGA | |
| Pinanzahl | 900 | |
| Anzahl der RAM Bits | 4824kbit | |
| Abmessungen | 31 x 31 x 2mm | |
| Höhe | 2mm | |
| Länge | 31mm | |
| Betriebstemperatur min. | 0 °C | |
| Betriebstemperatur max. | +85 °C | |
| Arbeitsspannnung max. | 1,2 V | |
| Breite | 31mm | |
| Alle auswählen | ||
|---|---|---|
Marke Xilinx | ||
Familie Spartan-6 | ||
Anzahl der Logik-Zellen 147443 | ||
Anzahl der Logik-Einheiten 92152 | ||
Spezieller DSP Ja | ||
Anzahl der Register 184304 | ||
Anzahl der Multiplikatoren 180 (18 x 18) | ||
Montage-Typ SMD | ||
Gehäusegröße csBGA | ||
Pinanzahl 900 | ||
Anzahl der RAM Bits 4824kbit | ||
Abmessungen 31 x 31 x 2mm | ||
Höhe 2mm | ||
Länge 31mm | ||
Betriebstemperatur min. 0 °C | ||
Betriebstemperatur max. +85 °C | ||
Arbeitsspannnung max. 1,2 V | ||
Breite 31mm | ||
Anwenderprogrammierbare FPGAs, Spartan-6, Xilinx
Es stehen Evaluierungskits zum Bewerten der Spartan-6 Familie zur Verfügung: Evaluierungskit Spartan-6 FPGA SP601 (Best.-Nr.: 697-3500), Evaluierungskit Spartan-6 FPGA SP605 (Best.-Nr.: 697-3503).
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
