Altera FPGA Cyclone 6272 Gates 6272 Zellen 392 Einh. Spezieller DSP EQFP 144-Pin 276480
- RS Best.-Nr.:
- 830-3524P
- Herst. Teile-Nr.:
- EP4CE6E22I7N
- Marke:
- Altera
Mengenrabatt verfügbar
Zwischensumme 10 Stück (geliefert in Schale)*
232,10 €
(ohne MwSt.)
276,20 €
(inkl. MwSt.)
VERSANDKOSTENFREIE Lieferung für Bestellungen ab 100,00 €
Auf Lager
- 26 Einheit(en) versandfertig von einem anderen Standort
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück | Pro Stück |
|---|---|
| 10 - 19 | 23,21 € |
| 20 + | 22,63 € |
*Richtpreis
- RS Best.-Nr.:
- 830-3524P
- Herst. Teile-Nr.:
- EP4CE6E22I7N
- Marke:
- Altera
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Altera | |
| Familie | Cyclone | |
| Anzahl der Logik-Gates | 6272 | |
| Anzahl der Logik-Zellen | 6272 | |
| Anzahl der Logik-Einheiten | 392 | |
| Spezieller DSP | Ja | |
| Anzahl der Multiplikatoren | 360 (18 x 18) | |
| Montage-Typ | SMD | |
| Gehäusegröße | EQFP | |
| Pinanzahl | 144 | |
| Anzahl der RAM Bits | 276480 | |
| Länge | 22mm | |
| Breite | 22mm | |
| Arbeitsspannnung min. | 1,15 V | |
| Arbeitsspannnung max. | 1,25 V | |
| Betriebstemperatur min. | -40 °C | |
| Betriebstemperatur max. | +100° C | |
| Alle auswählen | ||
|---|---|---|
Marke Altera | ||
Familie Cyclone | ||
Anzahl der Logik-Gates 6272 | ||
Anzahl der Logik-Zellen 6272 | ||
Anzahl der Logik-Einheiten 392 | ||
Spezieller DSP Ja | ||
Anzahl der Multiplikatoren 360 (18 x 18) | ||
Montage-Typ SMD | ||
Gehäusegröße EQFP | ||
Pinanzahl 144 | ||
Anzahl der RAM Bits 276480 | ||
Länge 22mm | ||
Breite 22mm | ||
Arbeitsspannnung min. 1,15 V | ||
Arbeitsspannnung max. 1,25 V | ||
Betriebstemperatur min. -40 °C | ||
Betriebstemperatur max. +100° C | ||
Cyclone FPGA, Altera
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
