Microchip Mikrocontroller AT32 AVR32 32bit SMD 128 KB TQFP 48-Pin 50MHz 32 KB RAM

Nicht verfügbar
Wir haben dieses Produkt aus dem Sortiment genommen.
Verpackungsoptionen:
RS Best.-Nr.:
127-6592
Herst. Teile-Nr.:
AT32UC3L0128-AUT
Marke:
Microchip
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Microchip

Familie

AT32

Gehäusegröße

TQFP

Montage-Typ

SMD

Pinanzahl

48

Gerätekern

AVR32

Datenbus-Breite

32bit

Programmspeicher-Größe

128 KB

Grenzfrequenz

50MHz

RAM Speicher-Größe

32 KB

USB-Kanäle

0

Anzahl der PWM-Einheiten

1 x 8 bit

Anzahl der SPI-Kanäle

5

USART-Kanäle

4

Anzahl der I2C-Kanäle

2

Versorgungsspannnung typ.

1,62 → 3,6 V

Anzahl der CAN-Kanäle

0

Instruktionssatz-Architektur

RISC

Betriebstemperatur min.

–40 °C

Anzahl der A/D-Wandler-Einheiten

1

Ethernet-Kanal Anzahl max.

0

Anzahl der Ethernetkanäle

0

Breite

7mm

Betriebstemperatur max.

+85 °C

A/D-Wandler

8 x 12 bit

Länge

7mm

Höhe

1.05mm

Programmspeicher-Typ

Flash

Pulsweitenmodulation

1 (36 x 8 Bit)

Abmessungen

7 x 7 x 1.05mm

Der Microchip AT32UC3L 32-Bit-System-On-Chip-Mikrocontroller basiert auf dem AVR32 UC RISC-Prozessor, der mit Frequenzen von bis zu 50 MHz läuft. Er arbeitet mit einem einfachen 1,62-V- bis 3,6-V-Netzteil. Der Prozessor implementiert eine Speicherschutzeinheit (Memory Protection Unit, MPU) und einen schnellen und flexiblen Interrupt-Controller zur Unterstützung moderner und Echtzeit-Betriebssysteme. Die Secure Access Unit (SAU) wird zusammen mit der MPU verwendet, um die erforderliche Sicherheit und Integrität zu gewährleisten. Der Peripheral Direct Memory Access (DMA)-Controller ermöglicht Datenübertragungen zwischen Peripheriegeräten und Speichern ohne Prozessoreinbezug und reduziert zudem den Verarbeitungsaufwand bei der Übertragung von kontinuierlichen und großen Datenströmen drastisch. Mit dem externen Interrupt-Controller (EIC) können Stifte als externe Interrupts konfiguriert werden. Das Peripheral Event System ermöglicht Peripheriegeräten, Peripherieereignisse ohne CPU-Intervention zu empfangen, zu reagieren und zu senden. Der Watchdog-Zeitgeber (WDT) setzt das Gerät zurück, sofern es nicht regelmäßig von der Software gewartet wird.

Secure Access Unit (SAU) mit benutzerdefiniertem Peripherieschutz
Leistungsstarke Datenübertragung auf getrennten Bussen für mehr Leistung
Interner High-Speed-Flash von 128 KB
Interner Hochgeschwindigkeits-SRAM von 32 KB
Flash-Sicherheitsverriegelungen und benutzerdefinierter Konfigurationsbereich
Automatischer Interruptdienst mit niedriger Latenz und programmierbarer Priorität
Peripherie-Ereignissystem für direkte Kommunikation zwischen Peripheriegeräten
Frequenzmesser (FREQM) zur genauen Messung der Taktfrequenz
Sechs 16-Bit-Timer/Counter (TC)-Kanäle
PWM-Kanäle auf allen E/A-Pins (PWMA)
Vier Universal Synchrone/Asynchronous Receiver/Transmitter (USART)
Eine serielle Master/Slave-Peripherieschnittstelle (SPI) mit Chip-Select-Signalen
Integrierte Nexus Klasse 2+, Laufzeitsteuerung, berührungslose Daten und Programmverfolgung
Gehäusetyp von 48-poligem TQFP/QFN/TLLGA (36 GPIO-Stifte)

Verwandte Links