Microchip Mikrocontroller AEC-Q100 dsPIC33CH dsPIC 16 bit Oberfläche 512kB Flash TQFP 80-Pin 200 MHz 48 kB RAM

Derzeit nicht erhältlich
Wir wissen nicht, ob wir diesen Artikel noch einmal auf Lager haben werden. RS beabsichtigt, ihn bald aus dem Sortiment zu nehmen.
Verpackungsoptionen:
RS Best.-Nr.:
187-1870
Herst. Teile-Nr.:
DSPIC33CH512MP508-I/PT
Marke:
Microchip
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Microchip

Produkt Typ

Mikrocontroller

Serie

dsPIC33CH

Gehäusegröße

TQFP

Montageart

Oberfläche

Pinanzahl

80

Gerätekern

dsPIC

Datenbus-Breite

16bit

Schnittstellentyp

QEI, SPI

Programmspeicherkapazität

512kB

D/A-Wandler

4 x 12 Bit

Taktfrequenz max.

200MHz

RAM Größe

48kB

Maximale Versorgungsspannung

3.6V

Anzahl der programmierbaren Ein/Ausgänge

69

Betriebstemperatur min.

-40°C

Analoge Komparatoren

4

Maximale Betriebstemperatur

85°C

Breite

12 mm

Länge

12mm

Normen/Zulassungen

RoHS

Höhe

1mm

Minimale Versorgungsspannung

3V

Automobilstandard

AEC-Q100

A/D-Wandler

18 x 12 Bit

Anzahl der Timer

1

Befehlssatz-Architektur

DSP

Programmspeicher-Typ

Flash

Die Microchip dsPIC33CH512MP508 Digital Signal Controller (DSCs) verfügen über zwei 90- und 100-MIPS 16-Bit-dsPIC ® -DSC-Kerne mit integriertem DSP und erweiterten On-Chip-Peripheriegeräten. Er arbeitet im Spannungsbereich von 3 V bis 3,6 V. Er verfügt über 512-Kbyte-Programmspeicher, 48-KB-DSC ermöglicht das Design von leistungsstarken, präzisen Motorsteuerungssystemen, die energieeffizienter, leiser im Betrieb sind und eine längere Motorlebensdauer bieten. Er kann zur Steuerung von BLDC-, PMSM-, ACIM-, SR- und Schrittmotoren verwendet werden. Dieser DSC ermöglicht das Design von Switched Mode Netzteilen wie AC/DC, DC/DC, UPS und PFC und bietet eine hochpräzise digitale Steuerung von Buck, Boost, Fly-Back, Half-Bridge, Full-Bridge, LLC und andere Stromkreise, um die höchstmögliche Energieeffizienz zu erreichen.

Master-Kern mit 90 MIPS und Slave-Kern mit 100 MIPS Betrieb

Unabhängige Peripheriegeräte für Master-Kern und Slave-Kern

Hochgeschwindigkeits-PWMs mit 250 ps Auflösung, 12 x 2 Kanal

Konfigurierbare gemeinsame Ressourcen für Master-Kern und Slave-Kern

Schnelle 6-Zyklus-Trennung

Nullüberkopf-Looping

Mehrere redundante Taktquellen

E/A-Port-Rücklesefunktion

Redundanz analoger Peripheriegeräte

Fenster-Watchdog-Zeitgeber

RAM-BIST

Hardware-Traps

SFR-Schlösser

Schreibschutz

Schattenbearbeitungsregister

Temperaturbereich zwischen -40 °C und +85 °C.

Dünnes Vierfach-Flachpack aus Kunststoff - (64-polig) 10 x 10 mm Gehäuse (TQFP)

Verwandte Links