Cypress Semiconductor Mikrocontroller CY8C4200 ARM Cortex M0 32bit SMD 128 KB QFN 56-Pin 48MHz 16 KB RAM
- RS Best.-Nr.:
- 188-5373
- Herst. Teile-Nr.:
- CY8C4247LQI-BL483
- Marke:
- Cypress Semiconductor
Nicht verfügbar
Wir haben dieses Produkt aus dem Sortiment genommen.
- RS Best.-Nr.:
- 188-5373
- Herst. Teile-Nr.:
- CY8C4247LQI-BL483
- Marke:
- Cypress Semiconductor
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Cypress Semiconductor | |
| Familie | CY8C4200 | |
| Gehäusegröße | QFN | |
| Montage-Typ | SMD | |
| Pinanzahl | 56 | |
| Gerätekern | ARM Cortex M0 | |
| Datenbus-Breite | 32bit | |
| Programmspeicher-Größe | 128 KB | |
| Grenzfrequenz | 48MHz | |
| RAM Speicher-Größe | 16 KB | |
| Anzahl der SPI-Kanäle | 2 | |
| Anzahl der I2C-Kanäle | 2 | |
| Versorgungsspannnung typ. | 1,8→ 5,5 V | |
| Anzahl der UART-Kanäle | 2 | |
| Programmspeicher-Typ | Flash | |
| Betriebstemperatur min. | –40 °C | |
| Datenumfang | 1000Kbit/s | |
| Breite | 7mm | |
| Betriebstemperatur max. | +85 °C | |
| Instruktionssatz-Architektur | Thumb-2 | |
| Länge | 7mm | |
| A/D-Wandler | 1 x 12 Bit | |
| Anzahl der A/D-Wandler-Einheiten | 1 | |
| Abmessungen | 7 x 7 x 0.5mm | |
| Höhe | 0.5mm | |
| Alle auswählen | ||
|---|---|---|
Marke Cypress Semiconductor | ||
Familie CY8C4200 | ||
Gehäusegröße QFN | ||
Montage-Typ SMD | ||
Pinanzahl 56 | ||
Gerätekern ARM Cortex M0 | ||
Datenbus-Breite 32bit | ||
Programmspeicher-Größe 128 KB | ||
Grenzfrequenz 48MHz | ||
RAM Speicher-Größe 16 KB | ||
Anzahl der SPI-Kanäle 2 | ||
Anzahl der I2C-Kanäle 2 | ||
Versorgungsspannnung typ. 1,8→ 5,5 V | ||
Anzahl der UART-Kanäle 2 | ||
Programmspeicher-Typ Flash | ||
Betriebstemperatur min. –40 °C | ||
Datenumfang 1000Kbit/s | ||
Breite 7mm | ||
Betriebstemperatur max. +85 °C | ||
Instruktionssatz-Architektur Thumb-2 | ||
Länge 7mm | ||
A/D-Wandler 1 x 12 Bit | ||
Anzahl der A/D-Wandler-Einheiten 1 | ||
Abmessungen 7 x 7 x 0.5mm | ||
Höhe 0.5mm | ||
- Ursprungsland:
- PH
32-Bit-MCU-Subsystem
48-Arm Cortex-M0 CPU mit Einfachzyklus-Multiplikation und DMA
Bis zu 256 KB Flash mit Lese-Beschleuniger
Bis zu 32 KB SRAM
BLE-Radio und Subsystem
BLE 4.2-Unterstützung
2,4-GHz-HF-Transceiver mit 50-Ω-Antennenantrieb
Digitales PHY
Link-Layer-Engine unterstützt Master- und Slave-Modi
HF-Ausgangsleistung: -18 dBm bis +3 dBm
RX-Empfindlichkeit: -89 dBm
RX-Strom: 18,7 mA
TX-Strom: 15,6 mA bei 0 dBm
RSSI: 1-dB-Auflösung
Programmierbar analog
Vier Operationsverstärker mit rekonfigurierbarem externen Laufwerk mit hohem Antrieb und interner Festplatte mit hoher Bandbreite, Komparatormodi und ADC-Eingangspufferung. Kann im Tiefschlafmodus betrieben werden
ADC mit 12 Bit, 1-Msps SAR mit Differenzial- und Einende-Modi, Kanalsequenzer mit Signalmittelung
Zwei Strom-DACs (IDACs) für allgemeine oder kapazitive Erfassungsanwendungen auf jedem Stift
Zwei stromsparende Komparatoren, die im Deep Sleep-Modus Programmable Digital arbeiten
Vier programmierbare Logikblöcke, die als universelle digitale Blöcke (UDBs) bezeichnet werden, jeweils mit acht Makrozellen und Datenpfad
Von Cypress bereitgestellte Peripheriekomponentenbibliothek, benutzerdefinierte Zustandsautomaten und Verilog-Eingang
Stromüberwachungseinheit
Aktiver Modus: 1,7 mA bei 3-MHz-Blitzprogrammausführung
Tiefschlafmodus: 1,5 μA mit Uhrkristalloszillator (WCO) eingeschaltet
Ruhezustand: 150 nA mit RAM-Speicherung
Stoppmodus: 60 nA
48-Arm Cortex-M0 CPU mit Einfachzyklus-Multiplikation und DMA
Bis zu 256 KB Flash mit Lese-Beschleuniger
Bis zu 32 KB SRAM
BLE-Radio und Subsystem
BLE 4.2-Unterstützung
2,4-GHz-HF-Transceiver mit 50-Ω-Antennenantrieb
Digitales PHY
Link-Layer-Engine unterstützt Master- und Slave-Modi
HF-Ausgangsleistung: -18 dBm bis +3 dBm
RX-Empfindlichkeit: -89 dBm
RX-Strom: 18,7 mA
TX-Strom: 15,6 mA bei 0 dBm
RSSI: 1-dB-Auflösung
Programmierbar analog
Vier Operationsverstärker mit rekonfigurierbarem externen Laufwerk mit hohem Antrieb und interner Festplatte mit hoher Bandbreite, Komparatormodi und ADC-Eingangspufferung. Kann im Tiefschlafmodus betrieben werden
ADC mit 12 Bit, 1-Msps SAR mit Differenzial- und Einende-Modi, Kanalsequenzer mit Signalmittelung
Zwei Strom-DACs (IDACs) für allgemeine oder kapazitive Erfassungsanwendungen auf jedem Stift
Zwei stromsparende Komparatoren, die im Deep Sleep-Modus Programmable Digital arbeiten
Vier programmierbare Logikblöcke, die als universelle digitale Blöcke (UDBs) bezeichnet werden, jeweils mit acht Makrozellen und Datenpfad
Von Cypress bereitgestellte Peripheriekomponentenbibliothek, benutzerdefinierte Zustandsautomaten und Verilog-Eingang
Stromüberwachungseinheit
Aktiver Modus: 1,7 mA bei 3-MHz-Blitzprogrammausführung
Tiefschlafmodus: 1,5 μA mit Uhrkristalloszillator (WCO) eingeschaltet
Ruhezustand: 150 nA mit RAM-Speicherung
Stoppmodus: 60 nA
