Toshiba Decoder Oberfläche SOIC 16-Pin
- RS Best.-Nr.:
- 171-3556P
- Herst. Teile-Nr.:
- 74HC138D
- Marke:
- Toshiba
Mengenrabatt verfügbar
Zwischensumme 150 Stück (geliefert auf Rolle)*
37,35 €
(ohne MwSt.)
44,40 €
(inkl. MwSt.)
Lagerbestand aktuell unbekannt – Bitte versuchen Sie es später noch einmal
Stück | Pro Stück |
|---|---|
| 150 - 450 | 0,249 € |
| 500 - 950 | 0,224 € |
| 1000 + | 0,203 € |
*Richtpreis
- RS Best.-Nr.:
- 171-3556P
- Herst. Teile-Nr.:
- 74HC138D
- Marke:
- Toshiba
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Toshiba | |
| Produkt Typ | Decoder | |
| Logikfamilie | 74HC | |
| Anzahl der Eingänge | 3 | |
| Logikfunktion | Decoder | |
| Montageart | Oberfläche | |
| Gehäusegröße | SOIC | |
| Anzahl der Ausgänge | 34 | |
| Pinanzahl | 16 | |
| Minimale Versorgungsspannung | 2V | |
| Maximale Versorgungsspannung | 6V | |
| Betriebstemperatur min. | 125°C | |
| Maximale Betriebstemperatur | -40°C | |
| Normen/Zulassungen | No | |
| Serie | 74HC | |
| Breite | 4 mm | |
| Höhe | 1.75mm | |
| Länge | 10.2mm | |
| Automobilstandard | Nein | |
| Alle auswählen | ||
|---|---|---|
Marke Toshiba | ||
Produkt Typ Decoder | ||
Logikfamilie 74HC | ||
Anzahl der Eingänge 3 | ||
Logikfunktion Decoder | ||
Montageart Oberfläche | ||
Gehäusegröße SOIC | ||
Anzahl der Ausgänge 34 | ||
Pinanzahl 16 | ||
Minimale Versorgungsspannung 2V | ||
Maximale Versorgungsspannung 6V | ||
Betriebstemperatur min. 125°C | ||
Maximale Betriebstemperatur -40°C | ||
Normen/Zulassungen No | ||
Serie 74HC | ||
Breite 4 mm | ||
Höhe 1.75mm | ||
Länge 10.2mm | ||
Automobilstandard Nein | ||
Der 74HC138D ist ein Hochgeschwindigkeits-CMOS-3-auf-8-DECODER mit Silizium-Gate-C2MOS-Technologie. Es erreicht hohe Geschwindigkeit, ähnlich der entsprechenden LSTTL, bei gleichzeitiger Beibehaltung der geringen CMOS-Verlustleistung. Wenn das Gerät aktiviert ist, bestimmen 3 binäre Auswahleingänge (A, B und C), welcher der Ausgänge (Y0–Y7) auf niedrig geht. Wenn der Freigabeeingang G1 niedrig gehalten wird oder entweder G2A oder G2B hoch gehalten wird, ist die Dekodierfunktion gesperrt und alle Ausgänge gehen hoch. G1-, G2A- und G2B-Eingänge sind für eine einfachere Kaskadenschaltung und zur Verwendung als Adressdecoder für Speichersysteme vorgesehen. Alle Eingänge sind mit Schutzschaltungen gegen elektrostatische Entladung oder transiente Überspannung ausgestattet
Hohe Geschwindigkeit: tpd = 16 ns (typ.) bei Vcc = 5 VGeringe Verlustleistung: ICC = 4,0 μA (max.) bei Ta = 25 Ausgeglichene Laufzeitverzögerungen: tPLH ≈ tPHLGroßer Betriebsspannungsbereich: Vcc (Betr.) = 2,0 bis 6,0 V
