Nexperia IC Flip-Flop, D-Typ, LVC, 3 Zustände, Single Ended, Single Ended, Positiv-Flanke, TSSOP, 20-Pin
- RS Best.-Nr.:
- 178-7008
- Herst. Teile-Nr.:
- 74LVC574APW,112
- Marke:
- Nexperia
Nicht verfügbar
Wir haben dieses Produkt aus dem Sortiment genommen.
- RS Best.-Nr.:
- 178-7008
- Herst. Teile-Nr.:
- 74LVC574APW,112
- Marke:
- Nexperia
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Nexperia | |
| Logikfamilie | LVC | |
| Logikfunktion | D-Typ | |
| Eingangs-Typ | Single Ended | |
| Ausgangs-Typ | 3 Zustände | |
| Ausgangssignal-Typ | Single Ended | |
| Trigger-Typ | Positiv-Flanke | |
| Polarität | Non-Inverting | |
| Montage-Typ | SMD | |
| Gehäusegröße | TSSOP | |
| Pinanzahl | 20 | |
| Anzahl der Elemente pro Chip | 8 | |
| Signalverzögerungszeit @ max. CL | 3.6 ns @ 2.7 V | |
| Arbeitsspannnung max. | 3,6 V | |
| Abmessungen | 6.6 x 4.5 x 0.95mm | |
| Länge | 6.6mm | |
| Arbeitsspannnung min. | 1,2 V | |
| Höhe | 0.95mm | |
| Betriebstemperatur min. | –40 °C | |
| Breite | 4.5mm | |
| Betriebstemperatur max. | +125 °C | |
| Signalverzögerungszeit @ Testbedingung | 50pF | |
| Alle auswählen | ||
|---|---|---|
Marke Nexperia | ||
Logikfamilie LVC | ||
Logikfunktion D-Typ | ||
Eingangs-Typ Single Ended | ||
Ausgangs-Typ 3 Zustände | ||
Ausgangssignal-Typ Single Ended | ||
Trigger-Typ Positiv-Flanke | ||
Polarität Non-Inverting | ||
Montage-Typ SMD | ||
Gehäusegröße TSSOP | ||
Pinanzahl 20 | ||
Anzahl der Elemente pro Chip 8 | ||
Signalverzögerungszeit @ max. CL 3.6 ns @ 2.7 V | ||
Arbeitsspannnung max. 3,6 V | ||
Abmessungen 6.6 x 4.5 x 0.95mm | ||
Länge 6.6mm | ||
Arbeitsspannnung min. 1,2 V | ||
Höhe 0.95mm | ||
Betriebstemperatur min. –40 °C | ||
Breite 4.5mm | ||
Betriebstemperatur max. +125 °C | ||
Signalverzögerungszeit @ Testbedingung 50pF | ||
Der 74LVC574A ist ein oktaler D-Flipflop mit separaten D-Eingängen für jeden-Flipflop und Tri-State-Ausgänge für Bus-basierte Anwendungen. Alle Flip-Flops weisen einen Taktimpuls- (CP) und Ausgangsfreigabeeingänge (OE) auf. Die acht Flipflops speichern den Zustand ihrer unabhängigen D-Eingänge, die die Setup- und Haltezeit-Anforderungen an den LOW-to-HIGH-Taktimpulsübergang (CP) erfüllen. Wenn der Ausgangsfreigabeeingang (OE) NIEDRIG ist, ist der Inhalt der acht Flipflops an den Ausgängen verfügbar. Wenn der Ausgangsfreigabeeingang (OE) HOCH ist, schalten die Ausgänge in den hochohmigen AUS-Zustand. Betrieb des Ausgangsfreigabeeingangs (OE) hat keine Auswirkung auf den Zustand des Flip-Flops.
Gemischte 5 V- und 3,3-V-AnwendungenEine verbesserte Signalintegrität mit integrierten AbschlusswiderständenHohe StörfestigkeitDurchfluss-Pin-Ausgang für einfaches LayoutGroßer EingangsspannungsbereichGeringe AusbreitungsverzögerungÜberspannungstolerante EingangsoptionenIntegrierte QuellabschlusswiderstandsoptionenBus-Hold-Optionen
