Lattice Semiconductor FPGA iCE40 LP/HX 1280 Zellen 160 Einh. UCBGA 49-Pin 1280Register 64 kB
- RS Best.-Nr.:
- 772-0085P
- Herst. Teile-Nr.:
- iCE40LP1K-CM49
- Marke:
- Lattice Semiconductor
Derzeit nicht erhältlich
Wir wissen nicht, ob wir diesen Artikel noch einmal auf Lager haben werden. RS beabsichtigt, ihn bald aus dem Sortiment zu nehmen.
- RS Best.-Nr.:
- 772-0085P
- Herst. Teile-Nr.:
- iCE40LP1K-CM49
- Marke:
- Lattice Semiconductor
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Lattice Semiconductor | |
| Serie | iCE40 LP/HX | |
| Produkt Typ | FPGA | |
| Anzahl der Logik-Zellen | 1280 | |
| Anzahl der Logik-Einheiten | 160 | |
| Anzahl der Register | 1280 | |
| Montageart | Oberfläche | |
| Minimale Versorgungsspannung | 1.14V | |
| Gehäusegröße | UCBGA | |
| Pinanzahl | 49 | |
| Maximale Versorgungsspannung | 1.26V | |
| Anzahl der Ein/Ausgänge | 206 | |
| Betriebstemperatur min. | -40°C | |
| Anzahl der RAM Bits | 64kB | |
| Maximale Betriebstemperatur | 85°C | |
| Länge | 3mm | |
| Breite | 3 mm | |
| Normen/Zulassungen | Halogen Free | |
| Höhe | 0.9mm | |
| Automobilstandard | Nein | |
| Alle auswählen | ||
|---|---|---|
Marke Lattice Semiconductor | ||
Serie iCE40 LP/HX | ||
Produkt Typ FPGA | ||
Anzahl der Logik-Zellen 1280 | ||
Anzahl der Logik-Einheiten 160 | ||
Anzahl der Register 1280 | ||
Montageart Oberfläche | ||
Minimale Versorgungsspannung 1.14V | ||
Gehäusegröße UCBGA | ||
Pinanzahl 49 | ||
Maximale Versorgungsspannung 1.26V | ||
Anzahl der Ein/Ausgänge 206 | ||
Betriebstemperatur min. -40°C | ||
Anzahl der RAM Bits 64kB | ||
Maximale Betriebstemperatur 85°C | ||
Länge 3mm | ||
Breite 3 mm | ||
Normen/Zulassungen Halogen Free | ||
Höhe 0.9mm | ||
Automobilstandard Nein | ||
Anwenderprogrammierbare Steuergatterarrays (FPGA), Gitterhalbleiter
Ein FPGA ist ein Halbleitergerät, die aus einer Matrix aus konfigurierbaren Logikblöcke (CLBs) bestehen und durch programmierbare Verbindungen miteinander verbunden sind. Der Benutzer bestimmt diese Verbindungen durch die Programmierung eines SRAM. Ein CLB kann einfach (UND-, ODER-Gatter usw.) oder komplex (ein RAM-Block) sein. Der FPGA ermöglicht Designänderungen, auch nachdem das Gerät auf eine Leiterplatte gelötet wurde.
