Toshiba Decoder Oberfläche SOIC 16-Pin
- RS Best.-Nr.:
- 171-3556
- Herst. Teile-Nr.:
- 74HC138D
- Marke:
- Toshiba
Mengenrabatt verfügbar
Zwischensumme (1 Packung mit 50 Stück)*
14,00 €
(ohne MwSt.)
16,50 €
(inkl. MwSt.)
VERSANDKOSTENFREIE Lieferung für Bestellungen ab 100,00 €
Auf Lager
- Zusätzlich 350 Einheit(en) mit Versand ab 06. April 2026
- Zusätzlich 7.950 Einheit(en) mit Versand ab 13. April 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück | Pro Stück | Pro Packung* |
|---|---|---|
| 50 - 100 | 0,28 € | 14,00 € |
| 150 - 450 | 0,249 € | 12,45 € |
| 500 - 950 | 0,224 € | 11,20 € |
| 1000 + | 0,203 € | 10,15 € |
*Richtpreis
- RS Best.-Nr.:
- 171-3556
- Herst. Teile-Nr.:
- 74HC138D
- Marke:
- Toshiba
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Toshiba | |
| Logikfamilie | 74HC | |
| Produkt Typ | Decoder | |
| Anzahl der Eingänge | 3 | |
| Logikfunktion | Decoder | |
| Montageart | Oberfläche | |
| Gehäusegröße | SOIC | |
| Pinanzahl | 16 | |
| Minimale Versorgungsspannung | 2V | |
| Maximale Versorgungsspannung | 6V | |
| Betriebstemperatur min. | 125°C | |
| Maximale Betriebstemperatur | -40°C | |
| Serie | 74HC | |
| Normen/Zulassungen | No | |
| Höhe | 1.75mm | |
| Länge | 10.2mm | |
| Automobilstandard | Nein | |
| Alle auswählen | ||
|---|---|---|
Marke Toshiba | ||
Logikfamilie 74HC | ||
Produkt Typ Decoder | ||
Anzahl der Eingänge 3 | ||
Logikfunktion Decoder | ||
Montageart Oberfläche | ||
Gehäusegröße SOIC | ||
Pinanzahl 16 | ||
Minimale Versorgungsspannung 2V | ||
Maximale Versorgungsspannung 6V | ||
Betriebstemperatur min. 125°C | ||
Maximale Betriebstemperatur -40°C | ||
Serie 74HC | ||
Normen/Zulassungen No | ||
Höhe 1.75mm | ||
Länge 10.2mm | ||
Automobilstandard Nein | ||
Der 74HC138D ist ein Hochgeschwindigkeits-CMOS-3-auf-8-DECODER mit Silizium-Gate-C2MOS-Technologie. Es erreicht hohe Geschwindigkeit, ähnlich der entsprechenden LSTTL, bei gleichzeitiger Beibehaltung der geringen CMOS-Verlustleistung. Wenn das Gerät aktiviert ist, bestimmen 3 binäre Auswahleingänge (A, B und C), welcher der Ausgänge (Y0–Y7) auf niedrig geht. Wenn der Freigabeeingang G1 niedrig gehalten wird oder entweder G2A oder G2B hoch gehalten wird, ist die Dekodierfunktion gesperrt und alle Ausgänge gehen hoch. G1-, G2A- und G2B-Eingänge sind für eine einfachere Kaskadenschaltung und zur Verwendung als Adressdecoder für Speichersysteme vorgesehen. Alle Eingänge sind mit Schutzschaltungen gegen elektrostatische Entladung oder transiente Überspannung ausgestattet
Hohe Geschwindigkeit: tpd = 16 ns (typ.) bei Vcc = 5 VGeringe Verlustleistung: ICC = 4,0 μA (max.) bei Ta = 25 Ausgeglichene Laufzeitverzögerungen: tPLH ≈ tPHLGroßer Betriebsspannungsbereich: Vcc (Betr.) = 2,0 bis 6,0 V
Verwandte Links
- Toshiba Decoder Oberfläche SOIC 16-Pin
- Nexperia Decoder Oberfläche SO 16-Pin
- Toshiba Decoder Oberfläche TSSOP 16-Pin
- Toshiba Decoder Oberfläche SOP 16-Pin
- onsemi Decoder Oberfläche SOIC 16-Pin
- Nexperia Decoder Oberfläche SOIC 16-Pin
- Texas Instruments Decoder Oberfläche SOIC 16-Pin
- DiodesZetex Decoder 16 mA Oberfläche SOIC 16-Pin
