Nexperia Inverter, Nicht invertierend Schmitt-Trigger, TTL Dual 13.1 ns @ 1.95 V, TSOP
- RS Best.-Nr.:
- 136-2153
- Herst. Teile-Nr.:
- 74LVC2G17GV,125
- Marke:
- Nexperia
Nicht verfügbar
Wir haben dieses Produkt aus dem Sortiment genommen.
- RS Best.-Nr.:
- 136-2153
- Herst. Teile-Nr.:
- 74LVC2G17GV,125
- Marke:
- Nexperia
Technische Daten
Mehr Infos und technische Dokumente
Rechtliche Anforderungen
Produktdetails
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen | Eigenschaft | Wert |
|---|---|---|
| Marke | Nexperia | |
| Logikfunktion | Nicht invertierend | |
| Eingangs-Typ | Schmitt-Trigger | |
| Ausgangs-Typ | TTL | |
| Anzahl der Elemente pro Chip | 2 | |
| Schmitt-Trigger-Eingang | Ja | |
| Signalverzögerungszeit @ max. CL | 13.1 ns @ 1.95 V | |
| Montage-Typ | SMD | |
| Gehäusegröße | TSOP | |
| Pinanzahl | 6 | |
| Logikfamilie | 74LVC | |
| Abmessungen | 3.1 x 1.7 x 1mm | |
| Höhe | 1mm | |
| Arbeitsspannnung max. | 5,5 V | |
| Länge | 3.1mm | |
| Betriebstemperatur max. | +125 °C | |
| Betriebstemperatur min. | –40 °C | |
| Breite | 1.7mm | |
| Arbeitsspannnung min. | 1,65 V | |
| Alle auswählen | ||
|---|---|---|
Marke Nexperia | ||
Logikfunktion Nicht invertierend | ||
Eingangs-Typ Schmitt-Trigger | ||
Ausgangs-Typ TTL | ||
Anzahl der Elemente pro Chip 2 | ||
Schmitt-Trigger-Eingang Ja | ||
Signalverzögerungszeit @ max. CL 13.1 ns @ 1.95 V | ||
Montage-Typ SMD | ||
Gehäusegröße TSOP | ||
Pinanzahl 6 | ||
Logikfamilie 74LVC | ||
Abmessungen 3.1 x 1.7 x 1mm | ||
Höhe 1mm | ||
Arbeitsspannnung max. 5,5 V | ||
Länge 3.1mm | ||
Betriebstemperatur max. +125 °C | ||
Betriebstemperatur min. –40 °C | ||
Breite 1.7mm | ||
Arbeitsspannnung min. 1,65 V | ||
- Ursprungsland:
- MY
Verrauschte Signale? Reinigen Sie sie mit unseren Schmitt-Triggern. Diese Geräte sind außerdem nützlich für die Neugestaltung von Signalen in komplexen Layouts und können eine Mehrfachschaltung bei Antrieb durch langsame Kanten verhindern. Sie verfügen über einen großen Versorgungsspannungsbereich, Eingangshysterese und CMOS- und TTL-Varianten
Verhindert Mehrfachschaltung bei Antrieb durch langsame Kanten
Reinigt Rauschsignale
Formt die Signale in komplexen Layouts um
Geeignet für gemischte 3,3-V- und 5,0-V-Anwendungen
Großer Versorgungsspannungsbereich
Eingangshysterese
Ausgang mit offenem Kollektoroptionen
CMOS- und TTL-Varianten
Überspannungstolerante Eingangsoptionen
Reinigt Rauschsignale
Formt die Signale in komplexen Layouts um
Geeignet für gemischte 3,3-V- und 5,0-V-Anwendungen
Großer Versorgungsspannungsbereich
Eingangshysterese
Ausgang mit offenem Kollektoroptionen
CMOS- und TTL-Varianten
Überspannungstolerante Eingangsoptionen
Der 74LVC2G17 bietet zwei invertierende Puffer mit Schmitt-Trigger-Eingang. Er kann sich langsam ändernde Eingangssignale in scharfe, störungsfreie Ausgangssignale umwandeln. Eingänge können entweder von 3,3-V- oder 5-V-Geräten betrieben werden. Diese Funktion ermöglicht den Einsatz dieses Gerät als einen Umsetzer in einer gemischten 3,3-V- und 5-V-Umgebung. Dieses Gerät ist vollständig ausgelegt für Teil-Abschaltungsanwendungen mithilfe von IOFF. Der IOFF-Schaltkreis deaktiviert den Ausgang und verhindert, dass der schädliche Rückflussstrom durch das Gerät fließt, wenn dieses abgeschaltet ist.
Großer Netzspannungsbereich (von 1,65 V bis 5,5 V)
5-V-toleranter Eingang/Ausgang für die Verbindung mit 5-V-Logik
Hohe Störfestigkeit
Entspricht JEDEC-Standard:
JESD8-7 (1,65 V bis 1,95 V)
JESD8-5 (2,3 V bis 2,7 V)
JESD-8B/JESD36 (2,7 V bis 3,6 )
ESD-Schutz:
HBM JESD22-A114F überschreitet 2000 V
MM JESD22-A115-A überschreitet 200 V
24 Ω-Ausgangstreiber (VCC = 3,0 V)
CMOS geringer Stromverbrauch
Latch-Up-Festigkeit übertrifft 250 mA
Direkte Schnittstelle mit TTL-Pegel
Mehrere Gehäuseoptionen
Angegeben von 40 C bis +85 C und 40 C bis +125 C
5-V-toleranter Eingang/Ausgang für die Verbindung mit 5-V-Logik
Hohe Störfestigkeit
Entspricht JEDEC-Standard:
JESD8-7 (1,65 V bis 1,95 V)
JESD8-5 (2,3 V bis 2,7 V)
JESD-8B/JESD36 (2,7 V bis 3,6 )
ESD-Schutz:
HBM JESD22-A114F überschreitet 2000 V
MM JESD22-A115-A überschreitet 200 V
24 Ω-Ausgangstreiber (VCC = 3,0 V)
CMOS geringer Stromverbrauch
Latch-Up-Festigkeit übertrifft 250 mA
Direkte Schnittstelle mit TTL-Pegel
Mehrere Gehäuseoptionen
Angegeben von 40 C bis +85 C und 40 C bis +125 C
Verwandte Links
- Nexperia Inverter Schmitt-Trigger TSOP
- Nexperia Inverter Schmitt-Trigger TSSOP
- Texas Instruments Schmitt-Trigger Inverter Schmitt-Trigger SOT-SC70
- Texas Instruments Schmitt-Trigger Inverter Schmitt-Trigger TSSOP
- Nexperia Inverter Schmitt-Trigger SOIC
- ROHM Schmitt-Trigger Inverter, CMOS Schmitt-Trigger
- Nexperia CMOS-Inverter Schmitt-Trigger TSOP
- Nexperia CMOS-Inverter Schmitt-Trigger 2 6-Pin 7.7 ns, TSOP
