Alliance Memory SDRAM 256 MB 16M x 16 Bit Oberfläche 16 Bits/Wort 16 bit 5 ns TSOP 54-Pin

Mengenrabatt verfügbar

Zwischensumme (1 Packung mit 2 Stück)*

6,86 €

(ohne MwSt.)

8,16 €

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Auf Lager
  • 98 Einheit(en) versandfertig von einem anderen Standort
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Packung*
2 - 83,43 €6,86 €
10 - 183,115 €6,23 €
20 - 483,055 €6,11 €
50 - 983,025 €6,05 €
100 +2,725 €5,45 €

*Richtpreis

Verpackungsoptionen:
RS Best.-Nr.:
230-8414
Distrelec-Artikelnummer:
304-31-275
Herst. Teile-Nr.:
AS4C16M16SA-6TCN
Marke:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Produkt Typ

SDRAM

Speicher Größe

256MB

Datenbus-Breite

16bit

Adressbusbreite

13bit

Anzahl der Bits pro Wort

16

Taktfrequenz max.

166MHz

Zugriffszeit max.

5ns

Anzahl der Wörter

4M

Montageart

Oberfläche

Gehäusegröße

TSOP

Pinanzahl

54

Betriebstemperatur min.

0°C

Maximale Betriebstemperatur

70°C

Normen/Zulassungen

No

Höhe

1.2mm

Serie

AS4C16M16SA-C&I

Länge

22.35mm

Versorgungsstrom

60mA

Minimale Versorgungsspannung

3V

Maximale Versorgungsspannung

3.6V

Automobilstandard

Nein

Der Alliance Memory 256 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 256 Mbit/s. Er ist intern als 4 Bänke mit 4M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank Active-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit von der Uhr: 5/5,4 ns

Schnelle Taktrate: 166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

4 M Wort x 16-Bit x 4-Bank

Verwandte Links