Alliance Memory SDRAM 256 MB 16M x 16 Bit Oberfläche 16 Bits/Wort 16 bit 5.4 ns TSOP 54-Pin

Mengenrabatt verfügbar

Zwischensumme (1 Schale mit 108 Stück)*

450,036 €

(ohne MwSt.)

535,572 €

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Vorübergehend ausverkauft
  • Versand ab 20. April 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Schale*
108 - 2164,167 €450,04 €
324 - 4324,054 €437,83 €
540 - 9723,947 €426,28 €
1080 - 19443,846 €415,37 €
2052 +3,75 €405,00 €

*Richtpreis

RS Best.-Nr.:
230-8419
Herst. Teile-Nr.:
AS4C16M16SA-7TCN
Marke:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Speicher Größe

256MB

Produkt Typ

SDRAM

Organisation

16M x 16 Bit

Datenbus-Breite

16bit

Adressbusbreite

13bit

Taktfrequenz max.

166MHz

Anzahl der Bits pro Wort

16

Zugriffszeit max.

5.4ns

Anzahl der Wörter

4M

Montageart

Oberfläche

Gehäusegröße

TSOP

Pinanzahl

54

Betriebstemperatur min.

0°C

Maximale Betriebstemperatur

70°C

Breite

10.29 mm

Länge

22.35mm

Höhe

1.2mm

Normen/Zulassungen

No

Serie

AS4C16M16SA-C&I

Maximale Versorgungsspannung

3.6V

Automobilstandard

Nein

Minimale Versorgungsspannung

3V

Versorgungsstrom

60mA

Der Alliance Memory 256 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 256 Mbit/s. Er ist intern als 4 Bänke mit 4M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank Active-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit von der Uhr: 5/5,4 ns

Schnelle Taktrate: 166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

4 M Wort x 16-Bit x 4-Bank

Verwandte Links