Alliance Memory SDRAM 256 MB 16M x 16 Bit Oberfläche 16 Bits/Wort 16 bit 5.4 ns TSOP 54-Pin

Mengenrabatt verfügbar

Zwischensumme (1 Packung mit 2 Stück)*

7,97 €

(ohne MwSt.)

9,484 €

(inkl. MwSt.)

Add to Basket
Menge auswählen oder eingeben
Vorübergehend ausverkauft
  • 1.000 Einheit(en) mit Versand ab 19. März 2026
Sie benötigen mehr? Benötigte Menge eingeben und auf „Lieferverfügbarkeit überprüfen“ klicken.
Stück
Pro Stück
Pro Packung*
2 - 483,985 €7,97 €
50 - 983,51 €7,02 €
100 - 2483,16 €6,32 €
250 - 4983,155 €6,31 €
500 +3,025 €6,05 €

*Richtpreis

Verpackungsoptionen:
RS Best.-Nr.:
230-8422
Herst. Teile-Nr.:
AS4C16M16SA-7TCNTR
Marke:
Alliance Memory
Finden Sie ähnliche Produkte, indem Sie ein oder mehrere Eigenschaften auswählen.
Alle auswählen

Marke

Alliance Memory

Speicher Größe

256MB

Produkt Typ

SDRAM

Organisation

16M x 16 Bit

Datenbus-Breite

16bit

Adressbusbreite

13bit

Anzahl der Bits pro Wort

16

Taktfrequenz max.

166MHz

Zugriffszeit max.

5.4ns

Anzahl der Wörter

4M

Montageart

Oberfläche

Gehäusegröße

TSOP

Pinanzahl

54

Betriebstemperatur min.

0°C

Maximale Betriebstemperatur

70°C

Breite

10.29 mm

Höhe

1.2mm

Länge

22.35mm

Serie

AS4C16M16SA-C&I

Normen/Zulassungen

No

Minimale Versorgungsspannung

3V

Automobilstandard

Nein

Versorgungsstrom

60mA

Maximale Versorgungsspannung

3.6V

Der Alliance Memory 256 Mb SDRAM ist ein synchroner Hochgeschwindigkeits-CMOS-DRAM mit 256 Mbit/s. Er ist intern als 4 Bänke mit 4M Word x 16 DRAM mit synchroner Schnittstelle konfiguriert (alle Signale werden an der positiven Flanke des Taktsignals CLK registriert). Lese- und Schreibzugriffe auf den SDRAM sind Burst-orientiert; Die Zugriffe beginnen an einem ausgewählten Ort und fahren für eine programmierte Anzahl von Orten in einer programmierten Reihenfolge fort. Die Zugriffe beginnen mit der Registrierung eines Bank Active-Befehls, dem dann ein Lese- oder Schreibbefehl folgt.

Schnelle Zugriffszeit von der Uhr: 5/5,4 ns

Schnelle Taktrate: 166/143 MHz

Vollständig synchroner Betrieb

Interne verrohrungsbeschlungener Architektur

4 M Wort x 16-Bit x 4-Bank

Verwandte Links